文献
J-GLOBAL ID:201702278162650721
整理番号:17A0605044
シストリックアーキテクチャに基づくRSFQパターンマッチング回路
An RSFQ Pattern Matching Circuit Based on Systolic Architecture
著者 (3件):
高木一義
(京大 大学院情報学研究科)
,
大畑真也
(京大 大学院情報学研究科)
,
高木直史
(京大 大学院情報学研究科)
資料名:
電子情報通信学会技術研究報告
(IEICE Technical Report (Institute of Electronics, Information and Communication Engineers))
巻:
117
号:
10(SCE2017 1-10)
ページ:
35-39
発行年:
2017年04月14日
JST資料番号:
S0532B
ISSN:
0913-5685
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
日本語 (JA)