特許
J-GLOBAL ID:200903042744063957
温度係数が小さいパワー・オン・リセットを生成する方法及び装置
発明者:
出願人/特許権者:
代理人 (6件):
社本 一夫
, 増井 忠弐
, 小林 泰
, 千葉 昭男
, 富田 博行
, 田中 英夫
公報種別:公開公報
出願番号(国際出願番号):特願2005-246270
公開番号(公開出願番号):特開2007-060544
出願日: 2005年08月26日
公開日(公表日): 2007年03月08日
要約:
【課題】実質的に温度変化に無関係なパワー・オン・リセット信号を生成する方法及び装置を提供すること。【解決手段】リセット回路は、電圧生成器、第1の抵抗素子、電流生成器及びコンパレータを備える。電圧生成器は負の温度係数を有する第1の電圧信号を生成する。第1の抵抗素子は供給電圧と第2の電圧信号との間に結合される。電流生成器は第2の電圧信号に結合され、且つ、オフセット電流と正の温度係数を有する基準電流とをシンクするように構成される。コンパレータは、第1の電圧信号と第2の電圧信号とを比較してリセット信号を生成するように構成される。本発明は更に、パワー・オン・リセット信号を生成する方法又は装置を含む半導体デバイス、半導体ウェーハ及び電子システムを含む。【選択図】図3
請求項(抜粋):
供給電圧と第1の電圧信号との間に動作可能に結合された第1の抵抗素子と、
前記第1の電圧信号に動作可能に結合された電流生成器であって、オフセット電流と正の温度係数を有する基準電流とをシンクするように構成された電流生成器と、
負の温度係数を有する第2の電圧信号を生成するように構成された電圧生成器と、
前記第1の電圧信号と前記第2の電圧信号とを比較して、リセット信号を生成するように構成されたコンパレータと、
を備えるリセット回路。
IPC (2件):
FI (2件):
H03K17/22 C
, G06F1/00 351
Fターム (17件):
5B054BB01
, 5B054DD13
, 5J055AX15
, 5J055BX41
, 5J055CX00
, 5J055DX01
, 5J055EX23
, 5J055EY01
, 5J055EY12
, 5J055EZ00
, 5J055EZ03
, 5J055EZ08
, 5J055EZ10
, 5J055EZ29
, 5J055GX01
, 5J055GX02
, 5J055GX06
前のページに戻る