文献
J-GLOBAL ID:201302236231741583   整理番号:13A1339738

複数位相型TDC付きシングルスロープADCの動作タイミングによる低電力化

Low-Power-Consumption Driving in Single-Slope ADC with Multi-phase TDC
著者 (5件):
資料名:
巻: 113  号: 112(ICD2013 24-46)  ページ: 97-100  発行年: 2013年06月27日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
いままでに,CMOSイメージセンサの“Single-Slope型A/D”の量子化誤差をTDC:Time to Digital Converterで再計測する方法を提案してきた。InverterによるDelay-line方式に対し,位相の異なるクロック信号を用いたD-FFによるTDCを後段に付加し,ビット整合性とMeta-Stability回避を行う。しかしながら,TDCの常時動作により,消費電力が増加してしまう問題があった。そこで,比較器出力を遅延させることでTDCを間欠動作させることを提案する。0.18umプロセス200MHz動作をターゲットにしたとき,12ビットADC(前段8bit,後段4bit)を想定した場合,通常のADC+TDC方式と比較し38%の電力削減(SS-ADCと比較し92%の削減)を達成した。面積は,通常のADC+TDC方式と比較し1.4%の増加(SS-ADCと比較し42%の増加)である。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  計測機器一般  ,  エネルギー消費・省エネルギー 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る