文献
J-GLOBAL ID:200902002021446178
整理番号:91A0387007
高速LAN用通信制御装置の一構成法
A network communication processor for high speed local area networks.
著者 (4件):
平田哲彦
(日立 システム開研)
,
横山達也
(日立 システム開研)
,
水谷美加
(日立 システム開研)
,
寺田松昭
(日立 システム開研)
資料名:
電子情報通信学会技術研究報告
(IEICE Technical Report (Institute of Electronics, Information and Communication Engineers))
巻:
90
号:
457(IN90 96-101)
ページ:
13-18
発行年:
1991年03月07日
JST資料番号:
S0532B
ISSN:
0913-5685
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
日本語 (JA)