Rchr
J-GLOBAL ID:200901020924487479   Update date: Apr. 14, 2024

Kimura Keiji

キムラ ケイジ | Kimura Keiji
Affiliation and department:
Job title: Professor
Homepage URL  (1): http://www.apal.cs.waseda.ac.jp/
Research field  (1): Computer systems
Research keywords  (1): Multiprocessor Architecture, Parallelizing Compiler
Research theme for competitive and other funds  (5):
  • 2018 - 2020 A Study of Matrix Multiply by Homomorphic Encryption for Utilizing in Deep Learning Frameworks
  • 2015 - 2018 A research on a heterogeneous multicore that enables flexible cooperation among CPUs, accelerators and data transfer units on a chip
  • 2012 - 2016 Real-Time Optimization Algorithms and Their Applications for Control of Large-Scale Nonlinear Spatiotemporal Patterns
  • 2011 - 2014 A Study of Acceleration Technique for Many-core Architecture Simulation Considering Global Program Structure
  • ソフトウェア協調整チップマルチプロセッサにおけるデータ利用最適化に関する研究
Papers (114):
  • Akihiro Saiki, Yu Omori, Keiji Kimura. Parallel Verification in RISC-V Secure Boot. 2023 IEEE 16th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC). 2023
  • Tohma Kawasumi, Tsumura Yuta, Hiroki Mikami, Tomoya Yoshikawa, Takero Hosomi, Shingo Oidate, Keiji Kimura, Hironori Kasahara. Parallelizing Factory Automation Ladder Programs by OSCAR Automatic Parallelizing Compiler. Proc. of the 35th International Workshop on Languages and Compilers for Parallel Computing (LCPC2022). 2022
  • Yu Omori, Keiji Kimura. Open-Source Hardware Memory Protection Engine Integrated With NVMM Simulator. IEEE Computer Architecture Letters. 2022. 21. 2. 77-80
  • Christophe Cérin, Keiji Kimura, Mamadou Sow. Data stream clustering for low-cost machines. Journal of Parallel and Distributed Computing. 2022. 166. 57-70
  • Yu Omori, Keiji Kimura. Open-Source RISC-V Linux-Compatible NVMM Emulator. Sixth Workshop on Computer Architecture Research with RISC-V (CARRV 2022). 2022
more...
MISC (120):
  • 藤野 里奈, 韓 吉新, 島岡 護, 見神 広紀, 宮島 崇浩, 高村 守幸, 木村 啓二, 笠原 博徳. 自動並列化コンパイラのコンパイル時間短縮のための実行プロファイル・フィードバックを用いたコード生成手法 (コンピュータシステム) -- (組込み技術とネットワークに関するワークショップETNET2017). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 116. 510. 207-212
  • 宮田 仁, 島岡 護, 見神 広紀, 西 博史, 鈴木 均, 木村 啓二, 笠原 博徳. 自動車リアルタイム制御計算の複数クラスタ構成マルチコア上での並列化 (コンピュータシステム) -- (組込み技術とネットワークに関するワークショップETNET2017). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 116. 510. 177-182
  • 小野口 達也, 林 綾音, 宇高 勝之, 松島 裕一, 木村 啓二, 笠原 博徳. 大規模システムを想定したGem5シミュレータの階層的インターコネクションネットワーク拡張 (コンピュータシステム) -- (組込み技術とネットワークに関するワークショップETNET2017). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2017. 116. 510. 147-152
  • 丸岡 晃, 無州 祐也, 狩野 哲史, 持山 貴司, 北村 俊明, 神谷 幸男, 高村 守幸, 木村 啓二, 笠原 博徳. LLVMを用いたベクトルアクセラレータ用コードのコンパイル手法 (コンピュータシステム). 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報. 2016. 116. 177. 19-24
  • Bui Duc Binh, Tomohiro Hirano, Hiroki Mikami, Hideo Yamamoto, Keiji Kimura, Hironori Kasahara. Android Video Processing System Combined with Automatically Parallelized and Power Optimized Code by OSCAR Compiler. 2016. 57. 4
more...
Patents (19):
  • 並列化コンパイラ、並列化コンパイル装置、及び並列プログラムの生成方法
  • マルチプロセッサシステム
  • 並列性の抽出方法及びプログラムの作成方法
  • プロセッサシステム及びアクセラレータ
  • 並列化コンパイル方法、並列化コンパイラ、並列化コンパイル装置、及び、車載装置
more...
Lectures and oral presentations  (148):
  • Prototype Implementation of Non-Volatile Memory Support for RISC-V Keystone Enclave
    (2021)
  • Sparse Neural NetworkにおけるSpMMの並列/ベクトル化による高速化
    (情報処理学会第236回システム・アーキテクチャ・第194回システムとLSIの設計技術・第56回組込みシステム合同研究発表会(ETNET2021) 2021)
  • 整合性ツリーおよび暗号化機構を持つ不揮発性メインメモリエミュレータの実装
    (情報処理学会第236回システム・アーキテクチャ・第194回システムとLSIの設計技術・第56回組込みシステム合同研究発表会(ETNET2021) 2021)
  • OSCARコンパイラによるMATLAB/Simulinkアプリケーションの自動並列化
    (情報処理学会第236回システム・アーキテクチャ・第194回システムとLSIの設計技術・第56回組込みシステム合同研究発表会(ETNET2021) 2021)
  • Linuxが動作可能なRISC-V NVMMエミュレータの実装
    (情報処理学会第236回システム・アーキテクチャ・第194回システムとLSIの設計技術・第56回組込みシステム合同研究発表会(ETNET2021) 2021)
more...
Education (1):
  • - 1996 Waseda University Faculty of Science and Engineering Department of Electronics
Professional career (2):
  • 博士(工学) (早稲田大学)
  • Doctor of Engineering
Work history (5):
  • 2005 - 2012 Associate Professor, Department of Computer Science, Waseda University
  • 2012 - Professor, Department of Computer Science and Engineering, Waseda University
  • 2004 - 2005 Assistant Professor, Department of Computer Science, Waseda University
  • 2002 - 2004 Visiting Assistant Professor, Advanced Research Institute for Science and Engineering, Waseda University
  • 1999 - 2002 Research Associate, Department of Electrical, Electronics and Computer Engineering, Waseda University
Committee career (48):
  • 2022/04 - 2022/10 The 31st International Conference on Parallel Architectures and Compilation Techniques (PACT 2022)
  • 2021 - The 30th International Conference on Parallel Architectures and Compilation Techniques (PACT 2021)
  • 2021 - The 34th International Workshop on Languages and Compilers for Parallel Computing (LCPC 2021)
  • 2021 - ACM Principles and Practice of Parallel Programming 2021 (PPoPP 2021), Extended Review Committee
  • 2018 - 2020 IEEE International Parallel & Distributed Processing Symposium (IPDPS 2018-2020) Program Committee
Show all
Awards (1):
  • 2014/04 - Ministry of Education、Culture、Sports、Science and Technology (MEXT) MEXT Award for Science and Technology (Research category)
Association Membership(s) (4):
ACM ,  IEEE Computer Society ,  The institute of Electronics, Information and Communication Engineers ,  Information Processing Society of Japan
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page