研究者
J-GLOBAL ID:200901085174935541   更新日: 2010年07月28日

齋藤 寛

サイトウ ヒロシ | Saito Hiroshi
所属機関・部署:
職名: 助教授・准教授
ホームページURL (1件): http://cldr02.u-aizu.ac.jp
研究分野 (2件): 情報ネットワーク ,  計算機システム
研究キーワード (3件): 設計自動化 ,  非同期式回路 ,  Asynchronous circuits
競争的資金等の研究課題 (4件):
  • ネットワークオンチップの高位合成に関する研究
  • 非同期式回路の設計自動化に関する研究
  • High-level synthesis of Network on Chip architecture
  • Synthesis of Asynchronous Circuits
MISC (16件):
  • H. Saito, H. Nakamura, M. Fujita, and T. Nanya : Logic Optimization of Asynchronous Speed-Independent Circuits Using Transduction Methods. IPSJ Journal. 2004. 4. 5. 1289-1299
  • E. Kim, H. Saito, J-G. Lee, D-I. Lee, H. Nakamura, and T. Nanya. : "Performance optimization of Synchronous Control Units for Datapaths with Variable Delay Arithmetic Units". In Proc. Asia South Pacific Design Automation Conference, Kitakyusyu, Japan. 2003. pp.816-819
  • H. Saito, H. Nakamura, M. Fujita, and T. Nanya. : "Logic Optimization of Asynchronous SI Controllers using Transduction Method". In. Proc. Asia South Pacific Design Automation Conference, Kitakyusyu, Japan. 2003. pp.197-202
  • E. Kim, H. Saito, J-G. Lee, D-I. Lee, H. Nakamura, and T. Nanya. : "Distributed Synchronous Control Units for Data flow Graphs under Allocation of Telescopic Arithmetic Units". In Proc. Design Automation and Test in Europe, Munich, Germany. 2003. pp.276-281
  • H. Saito, E. Kim, N. Sretaseereekul, M. Imai, H. Nakamura, and T. Nanya. : "Control Signal Sharing Using Data-Path Delay Information at Control Data Flow Graph Descriptions". In Proc. IEEE International Symposium on Asynchronous Circuits and Systems, Vancouver, Canada. 2003. pp.184-193
もっと見る
学歴 (6件):
  • - 2003 東京大学 工学系研究科 先端学際工学
  • - 2003 東京大学
  • - 2000 会津大学 コンピュータ理工学研究科 コンピュータシステム学専攻
  • - 2000 会津大学
  • - 1998 会津大学 コンピュータ理工学部 コンピュータハードウェア学科
全件表示
学位 (1件):
  • 博士(工学) (東京大学)
所属学会 (3件):
情報処理学会 ,  電子情報通信学会 ,  IEEE
※ J-GLOBALの研究者情報は、researchmapの登録情報に基づき表示しています。 登録・更新については、こちらをご覧ください。

前のページに戻る