文献
J-GLOBAL ID:200902212399615673   整理番号:07A0756715

SMTプロセッサのための瞬時IPCベースの命令フェッチ方策

An Instantaneous IPC Based Instruction Fetch Policy for SMT Processors
著者 (2件):
資料名:
巻: 30  号:ページ: 629-637  発行年: 2007年 
JST資料番号: C2531A  ISSN: 0254-4164  CODEN: JIXUDT  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
同時マルチスレッドプロセッサは,各クロックサイクルで同時に走っているいくつかのスレッドから命令をフェッチし,実行することによって,命令スループットを改善する。本稿では,著者らは最初に,SMTプロセッサの簡単ないくつかの命令フェッチ方策を提起した。そして,単一で走っている作業負荷の改良IPCについて,それらの性能を比較した。次に,命令フェッチ方策の理想的なフェッチモデルを述べた。そしてIPCBFPと呼ぶ,理想的なモデルに基づいた現実的な方策を提案して分析を行った。この方策はその瞬時IPC値と待ち行列中の現在の命令数に従って,スレッドのために命令をフェッチする。シミュレーション結果により,IPCBFP方策が劇的に作業負荷の性能を改善することができたことを示した。2スレッドと4スレッドの混合作業負荷実験で,その速度向上は平均してそれぞれ17%と8%であった。加えて,この方策の実験における平均のIQの大きさとコンフリクト率は,筆者らが知る最新で最良のフェッチ方策であるICOUNT.2.8方策のそれよりも小さい。そしてまた,筆者らの方策は,キャッシュミス率とTLBミス率の低減に関していくつかの優位点もっている。Data from the ScienceChina, LCAS. Translated by JST
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
ディジタル計算機方式一般  ,  制御方式 

前のページに戻る