文献
J-GLOBAL ID:201602279423949746   整理番号:16A1151285

28nm FD-SOIプロセッサSoCにおけるサブマイクロ秒適応電圧スケーリング【Powered by NICT】

Sub-microsecond adaptive voltage scaling in a 28nm FD-SOI processor SoC
著者 (14件):
資料名:
巻: 2016  号: ESSCIRC  ページ: 269-272  発行年: 2016年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
28nm FD-SOIで実現した集積電圧制御と電力管理を持つRISC Vシステムオンチップ(SoC)を提示した。適応クロックシステムと結合した,完全集積化スイッチドキャパシタDC-DCコンバータは広い運転範囲にわたって82~89%システム変換効率を達成し,41.8倍精度GFLOPS/Wのトータルシステム効率が得られた。測定回路はプロセッサ作業負荷における変化を検出でき,集積化電力管理ユニットは,サブマイクロ秒時間スケールでのコア電圧を調整することにより応答した。電力管理システムは無視できる性能ペナルティと2.0%の面積オーバヘッドを持つ合成ベンチマークのエネルギー消費を39.8%減少させる,モバイルデバイスのための超細粒(<1μs)適応電圧スケーリングを可能にした。Copyright 2016 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (4件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  変復調方式  ,  専用演算制御装置  ,  無線通信一般 

前のページに戻る