文献
J-GLOBAL ID:201702227631839971   整理番号:17A0401691

エネルギー効率の良い画像処理応用のためのCNFET型近似三元加算器【Powered by NICT】

CNFET-based approximate ternary adders for energy-efficient image processing applications
著者 (5件):
資料名:
巻: 47  号: PB  ページ: 454-465  発行年: 2016年 
JST資料番号: H0781A  ISSN: 0141-9331  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
今日,低電力設計は多くの注目を集めている。この目的は,近似計算による低電力設計法,多値論理とより最近のようないくつかの技術によって達成される。カーボンナノチューブ電界効果トランジスタ(CNFET)は,低電力多値論理応用のための適切な候補デバイスである。近似計算では,演算ブロックの精度を低下させ電力消費の削減につながる。本論文では,二つの近似的なCNFETベースの三元全加算器セルを提案した。提案した設計はスイッチング論理スタイルと同様にCNFETのユニークな特性を利用して設計の複雑さとトランジスタの数を大幅に低減した。シミュレーション結果はそれらの正確な対応物と比較して,提案した近似設計は遅延,電力とエネルギー散逸を約90%改善によることを示した。また,加算器,乗算器回路の還元段階で一般的に用いられているとして,提案した電池の効率は,正規化誤差距離とパワー誤差トレードオフ計量による三元乗算器の構造を調べた。近似回路は画像処理アプリケーションで使用されるため,不正確な三元乗算器はピクセル画素画像増倍によるに利用し,その結果を厳密解と比較した。シミュレーション結果によると,そのようなアプリケーションに必要な精度を維持しながら,提案した不正確な方法は演算回路の性能を向上させた。Copyright 2017 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  論理回路 

前のページに戻る