文献
J-GLOBAL ID:201702254018081189   整理番号:17A0443343

シグマ-デルタ変調器のフィードバックループを用いた高分解能ディジタル磁力計のためのスケーラブルなデシメーションフィルタASIC【Powered by NICT】

A scalable decimation filter ASIC for high resolution digital magnetometer with sigma-delta modulator feedback loop
著者 (3件):
資料名:
巻: 60  ページ: 75-81  発行年: 2017年 
JST資料番号: A0186A  ISSN: 0026-2692  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: イギリス (GBR)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高分解能ディジタル磁力計はしばしば大きなダイナミックレンジ,良好な直線性と低消費電力のシグマ-デルタ変調器フィードバックループを用いた。通常高分解能出力データを得ると同時に出力データ速度を低下させるために必要であるデシメーションフィルタ。シグマ-デルタ変調器フィードバックループを用いた高分解能ディジタル磁力計のためのスケーラブルなデシメーションフィルタ特定用途向け集積回路(ASIC)を設計,実装し,作製した。128~1固定の間引き率を維持しながら,ASICチップを入力データ速度に比例し,ディジタル磁力計のための24ビットの同じ分解能を維持するように,注意深く設計した。ASICチップは16 4による低下補償プログラマブルFIR1フィルタ,2によるレンガ壁プログラマブルFIR2フィルタと作られたにおける自己試験(BIST)のための五次シグマ-デルタビットストリーム発生器によるカスケード積分器くし形(CIC)フィルタで構成されている。チップはGlobalFoundries0.18μm CMOSプロセスに基づいて設計し,作製した。その全ダイサイズは約3×3mm~2 256,000等価論理ゲートを有している。入力データ速度128kHzの典型的な作業シナリオでは,1.8Vで駆動するコアの測定された消費電力は約0.9mWであった。Copyright 2017 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
変復調回路 

前のページに戻る