文献
J-GLOBAL ID:201702276100001755   整理番号:17A0775985

受動UHF RFIDタグのための超低電力ディジタルプロセッサの設計【Powered by NICT】

Design of an ultra-low-power digital processor for passive UHF RFID tags
著者 (6件):
資料名:
巻: 30  号:ページ: 84-87  発行年: 2009年 
JST資料番号: C2377A  ISSN: 1674-4926  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
受動UHF RFIDタグのためのディジタルプロセッサの新しいアーキテクチャを提案した。このアーキテクチャは,ISO/IEC1万8千カ所6Cに基づいており,超低電力消費で標的化される。システムレベル電力管理,グローバルクロックゲーティングと低電圧実現のような方法を適用することにより,設計の全パワーは数マイクロワットに減少した。添加では,真のRNGの設計のための革新的な方法を提案したが,これは,低電力で安全なデータトランザクションの両方に寄与する。ディジタルプロセッサは集積FPGAプラットフォームによって検証し,ASIC流に対するシノプシス設計キットによって実行される。設計は異なるCMOS技術に適合し,公認半導体の2P4Mの0.35μmプロセスを用いたテープ固定した。Data from the ScienceChina, LCAS. Translated by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  アンテナ 

前のページに戻る