文献
J-GLOBAL ID:201702277894111572   整理番号:17A0470715

FPGA構成ビットストリームに基づく新しいBRAM含量アクセスと処理法【Powered by NICT】

A novel BRAM content accessing and processing method based on FPGA configuration bitstream
著者 (7件):
資料名:
巻: 49  ページ: 64-76  発行年: 2017年 
JST資料番号: H0781A  ISSN: 0141-9331  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,構成ビットストリームによりFPGAに実装されたメモリのデータコンテンツを管理するための新しいアプローチを提案した。提案されたアプローチは,読み,ビットストリームの蓄積された情報を処理することによりFPGAに基づく設計におけるブロックRAM(BRAMs)からのデータコンテンツを読み,記述することができた。この方法のおかげで,負荷,コピーを抽出または設計における資源オーバヘッドも性能ペナルティなしでBRAMsの情報を比較することが可能である。も再合成を必要とせずに,既存の設計に適用することができる。その利点のために,いくつかの応用,誤差検出と回復または故障注入などを行うために興味深いツールとなっている。最先端アプリケーションの設計への扉を開くものである。アプローチはXilinx ZYNQシステムオンチップ(SoC)装置,FPGAとARM9マイクロプロセッサを組み合わせたに実装した。構成ビットストリームへのアクセスはZYNQのプロセッサ構成アクセスポート(PCAP)を用いて行った。それにもかかわらず,本論文で提示した流れは,他のXilinx科またはベンダからのデバイスに適用できる。提案した方法を試験し,比較に特別に設計されたメモリ制御器をもつ完全にした。実験で得られた結果は,提案した方法は,リソースオーバーヘッドを増加させる処理時間の点でペナルティでなく適切に動作することを確認した。Copyright 2017 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置  ,  半導体集積回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る