文献
J-GLOBAL ID:201702279489923648   整理番号:17A0346684

電荷ドメインパイプラインADCのための1.5ビットベル回路【JST・京大機械翻訳】

1.5 bit substage circuit for charge domain pipelined ADCs
著者 (6件):
資料名:
巻: 43  号:ページ: 170-175  発行年: 2016年 
JST資料番号: W0859A  ISSN: 1001-2400  CODEN: XDKXEP  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高速高精度アナログディジタル変換器の性能は,高利得帯域幅に依存し,大きな電力消費をもたらす問題を解決するために,リレーの電荷デバイスに基づく電荷域の1.5ビットのベル回路を提案した。このベル回路は,電荷輸送と残留電荷計算を実現するために強化電荷輸送回路を使用し,従来のパイプラインアナログディジタル変換器における高性能演算器を除去し,アナログディジタル変換器の電力消費を大幅に低減することができる。提案した1.5ビットベル回路に基づき、0.18ΜMCMOSプロセス条件下で、10ビット、250MS/S電荷領域パイプラインアナログ変換器を設計した。試験結果により,このADC変換器は,全MHZの正弦波入力信号に対して,644DBの非線形ダイナミックレンジ,56.9DBの信噪失真/,比,および45MWの電力消費を有することを示した。Data from the ScienceChina, LCAS. Translated by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
著者キーワード (3件):
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る