特許
J-GLOBAL ID:201403045798680888

スイッチング回路

発明者:
出願人/特許権者:
代理人 (3件): 長谷川 芳樹 ,  黒木 義樹 ,  近藤 伊知良
公報種別:特許公報
出願番号(国際出願番号):特願2011-126337
公開番号(公開出願番号):特開2012-253663
特許番号:特許第5580782号
出願日: 2011年06月06日
公開日(公表日): 2012年12月20日
請求項(抜粋):
【請求項1】 入力端子、出力端子及び共通端子を有する半導体スイッチ素子を少なくとも一つ含んでおり、前記入力端子と前記共通端子との間にパルス状信号を印加することによって、前記出力端子と前記共通端子との間の電流をスイッチングするスイッチング回路であって、 前記入力端子と前記出力端子との間、前記入力端子と前記共通端子との間及び前記出力端子と前記共通端子との間の少なくとも一つに接続される容量抑制素子部を備え、 前記容量抑制素子部は、前記容量抑制素子部が接続される前記半導体スイッチ素子の端子間の寄生容量を、前記パルス状信号のクロック周波数のN倍(Nは1以上の整数)の周波数において、前記容量抑制素子部が接続されていない場合より低減し、 前記パルス状信号は、PWM信号であり、 前記容量抑制素子部は、前記容量抑制素子部のリアクタンスを角周波数の関数X(ω)としたとき、式(1)及び式(2)を満たすように構成されている、 スイッチング回路。
IPC (3件):
H03K 17/04 ( 200 6.01) ,  H03K 17/56 ( 200 6.01) ,  H03K 17/687 ( 200 6.01)
FI (3件):
H03K 17/04 E ,  H03K 17/56 A ,  H03K 17/687 A
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る