文献
J-GLOBAL ID:201602202012900340   整理番号:16A0175664

IEEE802.11ah向けFFTの入力小数部ビット幅のBER/PERシミュレーションと回路設計

BER/PER Simulation on Fractional bit width and Circuit Design of FFT for IEEE802.11ah
著者 (5件):
資料名:
巻: 115  号: 369(RCS2015 243-279)  ページ: 87-92  発行年: 2015年12月10日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
近年,IoTという言葉が注目され,モノをインターネットに接続して得たデータを利活用する流れがやってきている。現在IoTに即した既製品では,センサとノードとのデータ送受信を目的に,無線通信を利用している。そのため新たにIoT向け無線通信規格としてIEEE802.11ahが策定中であるが,この規格を確立するための課題として,通信回路の省電力化が必要となっている。一方,近年の広帯域デジタル無線通信システムにはOFDM変復調が採用されており,その高速計算に用いられるFFTとIFFTの演算が重要な役割をもっている。そのためFFT/IFFT回路が演算回路面積や消費電力の割合は非常に大きいとされる中,このOFDMシステムはIEEE802.11ahでも採用されている。そこで本研究ではIoT向けに策定中のIEEE802.11ahを研究し,省電力なFFT/IFFT回路を設計開発することを目的とする。本発表ではデコーダシミュレータによる入力の小数部ビット幅を変動させた際のビットエラー率・パケットエラー率の導出実験の結果と,パイプライン化FFT回路設計の進捗状況を報告する。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
通信網  ,  無線通信一般  ,  その他の電子回路 

前のページに戻る