文献
J-GLOBAL ID:201602223848131482   整理番号:16A0974376

エネルギー効率の良い運用のための電圧ガードバンドブレークスルーを用いた0計数と適応遅延キャッシュ【Powered by NICT】

Zero-Counting and Adaptive-Latency Cache Using a Voltage-Guardband Breakthrough for Energy-Efficient Operations
著者 (9件):
資料名:
巻: 63  号: 10  ページ: 969-973  発行年: 2016年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
最新の組込みプロセッサシステムでは,エネルギー効率は重要な問題である。残念なことに,動的変化からキャッシュメモリ(SRAM)欠陥を避けるために,キャッシュは一般にエネルギー効率を減少させることを安全ガードバンドを構築するための高電圧で動作する。この問題に対処するために,周波数スケーリングなしのガードバンドの安全性を除去するためにSRAMの故障を許容する実行可能な解決策であるかもしれない。本研究では,低電圧8T SRAM故障の特性を調査し,最もSRAM故障は,典型的には変動の影響と有意に減少した電圧による不十分なアクセス時間が原因であることを示した。零計数と適応型待ち時間キャッシュ(ZCALキャッシュ)として知られているタイプ8T SRAMに基づくアクセス時間フォールトトレラントキャッシュ設計,多数のアクセス時間故障に耐えることができるを提案した。8T SRAMに「0」ビットを読むときにのみアクセス時間故障が起こるためZCALキャッシュは,軽量誤り検出コード(「0」計数)を用いて動的にアクセス時間故障を検出キャッシュは,新しいキャッシュ管理プロセスとアクセス時間故障に耐えるそのアクセス時間を適応させた。ZCALキャッシュにより,MiBenchベンチマークからの実験結果は,エネルギー効率は平均17%改善され,エネルギー消費は0.76から0.63Vへ22%減少することを示した。Copyright 2016 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  パターン認識 

前のページに戻る