文献
J-GLOBAL ID:201602240241589056   整理番号:16A0632194

0.5V1.3-μWAnalogフロントエンドCMOS回路【Powered by NICT】

A 0.5-V 1.3- <tex-math notation=”LaTeX”>$¥mu¥text{W}$</tex-math></inline-formula> Analog Front-End CMOS Circuit
著者 (2件):
資料名:
巻: 63  号:ページ: 523-527  発行年: 2016年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
は無線ボディエリアネットワークのための低電力アナログ取得フロントエンド回路を提示した。フロントエンドシステムは主に三つの部分,すなわち,チョップした容量結合計装増幅器(CCIA),スイッチトキャパシタフィルタ(SCフィルタ),逐次近似アナログ-ディジタル変換器から構成されている。電力消費を低減するために,供給電圧が0.5Vにスケールであり,全てのアナログビルディングブロックを,サブしきい値領域にバイアスした。チョッパ安定化法は,1/f雑音を除去するために導入し,電極オフセットを抑制するCCIAで採用されている直流サーボループ。低電力二次SCフィルタはCCIAにより作られたスパイク,仕様を満足させるために可変同調利得を実現を除去するために採用した。低電力アナログフロントエンド回路は0.18μm CMOSプロセスで製作した。1mm2を占め,最小1.3μWat0.5Vを消費した。は0.5~250Hz,95dBのCMRR,入力インピーダンス48MΩの帯域幅を実現した。Copyright 2016 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
パターン認識  ,  音声処理 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る