文献
J-GLOBAL ID:201702270218373084   整理番号:17A0757186

位相検出器における受動的負荷と結合した簡単な受動ループフィルタを用いた36Gb/s CDR IC【Powered by NICT】

36-Gb/s CDR IC using simple passive loop filter combined with passive load in phase detector
著者 (8件):
資料名:
巻: 2016  号: ISOCC  ページ: 61-62  発行年: 2016年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
簡単な受動ループフィルタを用いた36Gb/sクロックとデータ回復(CDR)回路を提案した。位相検出器における出力の大きさ発生のための受動的負荷を結合した受動ループフィルタを用いたことにより,ループフィルタの遮断周波数と高周波数応答を独立に制御することができた。CDRは,高速動作を提供するハーフレート決定回路から構成されている。提示した構成の有効性を確認するために,65nm MOSFETプロセスを用いた36Gb/s CDR ICを作製した。18GHz抽出クロック(ハーフレート)信号とmW18Gb/s回収日(1:2DEMUX出力)を提供した。測定したジッタは1.15ps rmsよりも低かった。I/Oバッファ回路を含むチップの面積は1mm~2であり,電力消費は290mWであった。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
発振回路  ,  光通信方式・機器  ,  半導体集積回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る