文献
J-GLOBAL ID:201702273025738490   整理番号:17A0115766

チップ上の通信アーキテクチャに基づくアービタ有限状態機械【Powered by NICT】

Finite state machine based arbiter for on chip communication architecture
著者 (2件):
資料名:
巻: 2016  号: ICCCA  ページ: 1568-1572  発行年: 2016年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
先進マイクロコントローラバスアーキテクチャ(AMBA)はSOC設計のためのオンチップバスである。AMBAシステムのアービタの役割は,マスターはバスへのアクセスを制御することである。アービタは,共有資源を有効利用する権限であり,性能も調停技術に依存する。本研究では,バスアービタのためのFSM(有限状態機械)を提案した。提案FSMは時間ベース優先度アービタのためである。バスアービタは,ただ一つのバスマスターは,データ転送を開始する時に補助金を得るであろうことを保証する。優先度ベースアービタでは,マスターが最優先と再びバスにアクセスするための与えるであろうを持っている。より低い優先順位を持つ他のマスタをバスへの補助金を得ない。は常に要求すれば時間に基づく優先度アービタはバスの信号を与えるの問題を解決し,常に最高の優先度にバスの補助金を回避した。バス飢餓問題の除去する。調停が必要であるときはいつでも提案されたアービタはどんな種類AMBAプロトコルのに用いることができる。時間に基づく優先度アービタをVerilogH DLでモデル化した。調停方式の種々のシミュレーション結果は,ここで提示し,Xilinx13.4,Spartan6FPGAプラットフォーム上で検証した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
入出力インタフェイス 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る