文献
J-GLOBAL ID:201702283480987368   整理番号:17A0299375

FPGAベース多重回転CORDICに構成可能な浮動小数点FFT加速器【Powered by NICT】

Configurable Floating-Point FFT Accelerator on FPGA Based Multiple-Rotation CORDIC
著者 (5件):
資料名:
巻: 25  号:ページ: 1063-1070  発行年: 2016年 
JST資料番号: C2814A  ISSN: 1022-4653  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高速Fourier変換(FFT)加速器と座標回転ディジタル計算機(CORDIC)アルゴリズムは,信号処理に重要な役割を果たしている。CORDIC回転に基づく構成可能な浮動小数点FFT加速器,回転方向予測は,ハードウェアコストを低減するために提示したを提案し,回転角は,メモリを節約するために実時間で生成した。CORDIC回転を効率的にするために,CSAに基づくsegmentedparallel反復と圧縮反復の新しいアプローチを提示し,冗長CORDICを用いて,各反復の待ち時間を低減することである。このFFTアクセラレータの効率を証明するために,四FFT加速器は,FPGAチップに試作したバッチFFTを実行した。実験結果は,四のバタフライユニットから構成され,64~8192点範囲のサイズを持つFFTを終了する,この構造は33230(3%)REGsと143006(30%)LUTを占めていることを示した。クロック周波数は122MHzに達することができた。倍精度FFTの資源は単精度の約2.5倍である理論値は4であった。より,わずか13331サイクルは四のバタフライユニットと8K点倍精度FFTを実行に並列に必要である。Data from the ScienceChina, LCAS. Translated by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  図形・画像処理一般 

前のページに戻る