文献
J-GLOBAL ID:200902067172473112
整理番号:93A0043461
プロセッサネットワークにおける情報伝達体系のフォールトトレランス
Fault Tolerance of an Information Disseminating Scheme on a Processor Network.
著者 (3件):
KANAI K
(Toshiba Corp., Kawasaki-shi, JPN)
,
IGARASHI Y
(Gunma Univ., Kiryu-shi, JPN)
,
MIURA K
(Gunma Univ., Kiryu-shi, JPN)
資料名:
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers))
巻:
E75-A
号:
11
ページ:
1555-1560
発行年:
1992年11月
JST資料番号:
F0699C
ISSN:
0916-8508
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)