文献
J-GLOBAL ID:200902107240870593
整理番号:93A0716508
ギガビット規模DRAMアレイ用高速,小面積,しきい値電圧不整合補償センス増幅器
A High-Speed, Small-Area, Threshold-Voltage-Mismatch Compensation Sense Amplifier for Gigabit-Scale DRAM Arrays.
著者 (7件):
KAWAHARA T
(Hitachi Ltd., Tokyo, JPN)
,
SAKATA T
(Hitachi Ltd., Tokyo, JPN)
,
ITOH K
(Hitachi Ltd., Tokyo, JPN)
,
KAWAJIRI Y
(Hitachi Ltd., Tokyo, JPN)
,
AKIBA T
(Hitachi Device Engineering Co. Ltd., Chiba, JPN)
,
KITSUKAWA G
(Hitachi Ltd., Tokyo, JPN)
,
AOKI M
(Hitachi Ltd., Tokyo, JPN)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
28
号:
7
ページ:
816-823
発行年:
1993年07月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)