文献
J-GLOBAL ID:200902130993433066
整理番号:97A0697906
符号選択Boothエンコーダを用いた4.1ns,54×54b小形乗算器
A 4.1ns Compact 54x54b Multiplier Utilizing Sign Select Booth Encoders.
著者 (7件):
INOUE A
(Fujitsu Lab. Ltd., Kawasaki, JPN)
,
OHE R
(Fujitsu Lab. Ltd., Kawasaki, JPN)
,
KASHIWAKURA S
(Fujitsu Lab. Ltd., Kawasaki, JPN)
,
MITARAI S
(Fujitsu Lab., Kawasaki, JPN)
,
TSURU T
(Fujitsu Lab., Kawasaki, JPN)
,
IZAWA T
(Fujitsu Lab., Kawasaki, JPN)
,
GOTO G
(Fujitsu Lab. Ltd., Kawasaki, JPN)
資料名:
Digest of Technical Papers. IEEE International Solid-State Circuits Conference
(Digest of Technical Papers. IEEE International Solid-State Circuits Conference)
巻:
40
ページ:
416-417,497
発行年:
1997年02月
JST資料番号:
D0753A
ISSN:
0193-6530
資料種別:
会議録 (C)
記事区分:
短報
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)