文献
J-GLOBAL ID:200902133725175959
整理番号:97A0605369
ロバスト低電圧CMOSレール対レール演算増幅器のアーキテクチャ
A Robust Low Voltage CMOS Rail to Rail OpAmp Architecture.
著者 (4件):
LIN C-H
(Ohio State Univ., OH, USA)
,
CHI H
(Ohio State Univ., OH, USA)
,
HWANG C
(Ohio State Univ., OH, USA)
,
ISMAIL M
(Ohio State Univ., OH, USA)
資料名:
電気学会電子回路研究会資料
(電気学会研究会資料)
巻:
ECT-97
号:
32-60
ページ:
17-22
発行年:
1997年05月06日
JST資料番号:
X0578A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)