文献
J-GLOBAL ID:200902172012764267
整理番号:98A0218287
12ビット,60Mサンプル/s縦続接続折重ね内挿ADC
A 12-b, 60-MSample/s Cascaded Folding and Interpolating ADC.
著者 (2件):
VORENKAMP P
(Philips Semiconductors, CA, USA)
,
ROOVERS R
(Philips Res. Lab., Eindhoven, NLD)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
32
号:
12
ページ:
1876-1886
発行年:
1997年12月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)