文献
J-GLOBAL ID:200902186466235154
整理番号:93A0886244
高速SRAM用の,低コストでマイクロプロセッサと両立性のある,18.4μm2,6-Tバルクセル技術
A low cost, microprocessor compatible, 18.4um2, 6-T bulk cell technology for high speed srams.
著者 (9件):
HELM M
(Cypress Semiconductor Corp., CA)
,
KAVANAUGH W
(Cypress Semiconductor Corp., CA)
,
LIEW B-K
(Cypress Semiconductor Corp., CA)
,
PETTI C
(Cypress Semiconductor Corp., CA)
,
STOLMEIJER A
(Cypress Semiconductor Corp., CA)
,
BEN-TZUR M
(Cypress Semiconductor Corp., CA)
,
BORNSTEIN J
(Cypress Semiconductor Corp., CA)
,
LILYGREN J
(Cypress Semiconductor Corp., CA)
,
SHRIVASTAVA R
(Cypress Semiconductor Corp., CA)
資料名:
Digest of Technical Papers. Symposium on VLSI Technology
(Digest of Technical Papers. Symposium on VLSI Technology)
巻:
1993
ページ:
65-66
発行年:
1993年
JST資料番号:
A0035B
ISSN:
0743-1562
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)