文献
J-GLOBAL ID:200902193678819209
整理番号:93A0344232
DSPネオ-シストリックアレイのモジュール化とプロセッサ配置
Modularization and Processor Placement for DSP Neo-Systolic Array.
著者 (4件):
ITO K
(Tokyo Inst. Technology, Tokyo, JPN)
,
HAGIWARA K
(Tokyo Inst. Technology, Tokyo, JPN)
,
SHIMIZU T
(Tokyo Inst. Technology, Tokyo, JPN)
,
KUNIEDA H
(Tokyo Inst. Technology, Tokyo, JPN)
資料名:
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers))
巻:
E76-A
号:
3
ページ:
349-361
発行年:
1993年03月
JST資料番号:
F0699C
ISSN:
0916-8508
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)