文献
J-GLOBAL ID:200902205693118045
整理番号:08A0419276
0.13μmCMOSにおける480MHzクロック用の14b 40MS/sレダンダントSAR ADC
A 14b 40MS/s Redundant SAR ADC with 480MHz Clock in 0.13μm CMOS
著者 (6件):
HESENER M.
(Infineon Technol., Munich, DEU)
,
EICHLER T.
(Infineon Technol., Munich, DEU)
,
HANNEBERG A.
(Infineon Technol., Munich, DEU)
,
HERBISON D.
(Infineon Technol., Munich, DEU)
,
KUTTNER F.
(Infineon Technol., Villach, AUT)
,
WENSKE H.
(Infineon Technol., Munich, DEU)
資料名:
Digest of Technical Papers. IEEE International Solid-State Circuits Conference
(Digest of Technical Papers. IEEE International Solid-State Circuits Conference)
巻:
2007 Vol.1
ページ:
296-298
発行年:
2007年
JST資料番号:
D0753A
ISSN:
0193-6530
資料種別:
会議録 (C)
記事区分:
短報
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)