文献
J-GLOBAL ID:200902217695940980
整理番号:09A0922517
SFQ半精度浮動小数点乗算器の設計,実装ならびにオンチップ高速試験
Design, Implementation and On-Chip High-Speed Test of SFQ Half-Precision Floating-Point Multiplier
著者 (11件):
HARA Hiroshi
(Yokohama National Univ., Yokohama, JPN)
,
OBATA Koji
(Nagoya Univ., Nagoya, JPN)
,
PARK Heejoung
(Yokohama National Univ., Yokohama, JPN)
,
YAMANASHI Yuki
(Yokohama National Univ., Yokohama, JPN)
,
TAKETOMI Kazuhiro
(Yokohama National Univ., Yokohama, JPN)
,
YOSHIKAWA Nobuyuki
(Yokohama National Univ., Yokohama, JPN)
,
TANAKA Masamitsu
(Nagoya Univ., Nagoya, JPN)
,
FUJIMAKI Akira
(Nagoya Univ., Nagoya, JPN)
,
TAKAGI N.
(Nagoya Univ., Nagoya, JPN)
,
TAKAGI Kazuyoshi
(Nagoya Univ., Nagoya, JPN)
,
NAGASAWA S.
(JSTEC, Tsukuba, JPN)
資料名:
IEEE Transactions on Applied Superconductivity
(IEEE Transactions on Applied Superconductivity)
巻:
19
号:
3,Pt.1
ページ:
657-660
発行年:
2009年06月
JST資料番号:
W0177A
ISSN:
1051-8223
CODEN:
ITASE9
資料種別:
逐次刊行物 (A)
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)