文献
J-GLOBAL ID:200902218123206263
整理番号:09A0848908
45nm LP ディジタルCMOSによる1.1V50mW2.5GS/s 7b時間インタリーブ C-2C SAR ADC
A 1.1V 50mW 2.5GS/s 7b Time-Interleaved C-2C SAR ADC in 45nm LP Digital CMOS
著者 (5件):
ALPMAN Erkan
(Intel, OR)
,
ALPMAN Erkan
(Carnegie Mellon Univ., PA)
,
LAKDAWALA Hasnain
(Intel, OR)
,
CARLEY L.Richard
(Carnegie Mellon Univ., PA)
,
SOUMYANATH K.
(Intel, OR)
資料名:
Digest of Technical Papers. IEEE International Solid-State Circuits Conference
(Digest of Technical Papers. IEEE International Solid-State Circuits Conference)
巻:
2009
ページ:
83-85
発行年:
2009年
JST資料番号:
D0753A
ISSN:
0193-6530
資料種別:
会議録 (C)
記事区分:
短報
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)