文献
J-GLOBAL ID:200902229980544655
整理番号:09A0709401
対称/非対称STDP関数を伴うCMOSスパイキングニューラルネットワーク回路
A CMOS Spiking Neural Network Circuit with Symmetric/Asymmetric STDP Function
著者 (4件):
TANAKA Hideki
(Kyushu Inst. Technol., Kitakyushu-shi, JPN)
,
MORIE Takashi
(Kyushu Inst. Technol., Kitakyushu-shi, JPN)
,
AIHARA Kazuyuki
(Univ. Tokyo, Tokyo, JPN)
,
AIHARA Kazuyuki
(JST-ERATO)
資料名:
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Institute of Electronics, Information and Communication Engineers))
巻:
E92-A
号:
7
ページ:
1690-1698
発行年:
2009年07月01日
JST資料番号:
F0699C
ISSN:
0916-8508
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)