文献
J-GLOBAL ID:200902233528687330
整理番号:06A0711160
基板雑音発生のモデリング,アイソレーション,および低ドープ基板上のLC-VCOとディジタルモデムに対する影響
Modeling of Substrate Noise Generation, Isolation, and Impact for an LC-VCO and a Digital Modem on a Lightly-Doped Substrate
著者 (9件):
SOENS Charlotte
(IMEC, Leuven, BEL)
,
SOENS Charlotte
(Vrije Universiteit Brussel (VUB), BEL)
,
SOENS Charlotte
(IWT)
,
VAN DER PLAS Geert
(IMEC, Leuven, BEL)
,
BADAROGLU Mustafa
(IMEC, Leuven, BEL)
,
WAMBACQ Piet
(Vrije Universiteit Brussel (VUB), BEL)
,
DONNAY Stephane
(IMEC, Leuven, BEL)
,
ROLAIN Yves
(Vrije Universiteit Brussel (VUB), BEL)
,
KUIJK Maarten
(Vrije Universiteit Brussel (VUB), BEL)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
41
号:
9
ページ:
2040-2051
発行年:
2006年09月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)