文献
J-GLOBAL ID:200902261508319436
整理番号:05A0243191
ヘキサゴナルBDD量子論理回路をベースにした超低消費電力ナノプロセッサの実装
Implementation of Ultra-Low Power Nanoprocessors based on Hexagonal BDD Quantum Circuits
著者 (4件):
葛西誠也
(北大 大学院情報科学研究科)
,
湯元美樹
(北大 大学院情報科学研究科)
,
田村隆博
(北大 大学院情報科学研究科)
,
長谷川英機
(北大 大学院情報科学研究科)
資料名:
電子情報通信学会技術研究報告
(IEICE Technical Report (Institute of Electronics, Information and Communication Engineers))
巻:
104
号:
624(SDM2004 222-228)
ページ:
31-38
発行年:
2005年01月20日
JST資料番号:
S0532B
ISSN:
0913-5685
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
日本語 (JA)