文献
J-GLOBAL ID:200902273905867944
整理番号:06A1022763
縮尺CMOS技術のためのコンパレータベースのスイッチトキャパシタ回路
Comparator-Based Switched-Capacitor Circuits for Scaled CMOS Technologies
著者 (5件):
FIORENZA John K.
(Massachusetts Inst. Technol., MA, USA)
,
SEPKE Todd
(Massachusetts Inst. Technol., MA, USA)
,
HOLLOWAY Peter
(National Semiconductor, NH, USA)
,
SODINI Charles G.
(Massachusetts Inst. Technol., MA, USA)
,
LEE Hae-Seung
(Massachusetts Inst. Technol., MA, USA)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
41
号:
12
ページ:
2658-2668
発行年:
2006年12月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)