文献
J-GLOBAL ID:200902277981867126
整理番号:03A0348259
強誘電体メモリをベースとした確実保護機能を持つ動的プログラマブルゲートアレイ(DPGA)
A Ferroelectric Memory-Based Secure Dynamically Programmable Gate Array
著者 (6件):
MASUI S
(Fujitsu Lab., Ltd., Akiruno, JPN)
,
NINOMIYA T
(Fujitsu Ltd., Akiruno, JPN)
,
OURA M
(Fujitsu Lab., Ltd., Akiruno, JPN)
,
YOKOZEKI W
(Fujitsu Ltd., Akiruno, JPN)
,
MUKAIDA K
(Fujitsu Ltd., Akiruno, JPN)
,
KAWASHIMA S
(Fujitsu Lab., Ltd., Akiruno, JPN)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
38
号:
5
ページ:
715-725
発行年:
2003年05月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)