文献
J-GLOBAL ID:200902293279154834
整理番号:08A0546207
二段構造に基づいた低電力トラックアンドホールド回路の設計
Design of Low Power Track and Hold Circuit Based on Two Stage Structure
著者 (4件):
SATO Takahide
(Tokyo Inst. of Technol., Tokyo, JPN)
,
MATSUMOTO Isamu
(ROHM CO., LTD, Yokohama-shi, JPN)
,
TAKAGI Shigetaka
(Tokyo Inst. of Technol., Tokyo, JPN)
,
FUJII Nobuo
(Tokyo Inst. of Technol., Tokyo, JPN)
資料名:
IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers))
巻:
E91-C
号:
6
ページ:
894-902
発行年:
2008年06月01日
JST資料番号:
L1370A
ISSN:
0916-8524
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)