文献
J-GLOBAL ID:201002215810655339
整理番号:10A0402581
TDCディザリングとフィードフォワード補正による分数スパー抑制を用いた3.5GHz広帯域ADPLL
A 3.5GHz Wideband ADPLL with Fractional Spur Suppression Through TDC Dithering and Feedforward Compensation
著者 (6件):
WELTIN-WU Colin
(Columbia Univ., NY)
,
WELTIN-WU Colin
(Univ. Pavia, Pavia, ITA)
,
TEMPORITI Enrico
(STMicroelectronics, Pavia, ITA)
,
BALDI Daniele
(STMicroelectronics, Pavia, ITA)
,
CUSMAI Marco
(Univ. Pavia, Pavia, ITA)
,
SVELTO Francesco
(Univ. Pavia, Pavia, ITA)
資料名:
Digest of Technical Papers. IEEE International Solid-State Circuits Conference
(Digest of Technical Papers. IEEE International Solid-State Circuits Conference)
巻:
2010
ページ:
643-645
発行年:
2010年
JST資料番号:
D0753A
ISSN:
0193-6530
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)