文献
J-GLOBAL ID:201002259060494920
整理番号:10A0271548
0.5VナノスケールCMOS時代のための適応回路
Adaptive Circuits for the 0.5-V Nanoscale CMOS Era
著者 (3件):
ITOH Kiyoo
(Hitachi, Ltd., Kokubunji-shi, JPN)
,
YAMAOKA Masanao
(Hitachi, Ltd., Kokubunji-shi, JPN)
,
OSHIMA Takashi
(Hitachi, Ltd., Kokubunji-shi, JPN)
資料名:
IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers))
巻:
E93-C
号:
3
ページ:
216-233
発行年:
2010年03月01日
JST資料番号:
L1370A
ISSN:
0916-8524
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)