文献
J-GLOBAL ID:201002276315494301
整理番号:10A0523198
デジタルデイスプレーインタフェース用クロック減衰検出を用いた8mW 1.65Gbps連続時間等化器
8mW 1.65-Gbps continuous-time equalizer with clock attenuation detection for digital display interface
著者 (4件):
KIM Kyu-Young
(Korea Univ., Seoul, KOR)
,
LEE Woo-Kwan
(Korea Univ., Seoul, KOR)
,
YOO Jae-Tack
(Anyang Univ., Kyonggi-do, KOR)
,
KIM Soo-Won
(Korea Univ., Seoul, KOR)
資料名:
Analog Integrated Circuits and Signal Processing
(Analog Integrated Circuits and Signal Processing)
巻:
63
号:
2
ページ:
329-337
発行年:
2010年05月
JST資料番号:
W0439A
ISSN:
0925-1030
CODEN:
AICPEF
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)