文献
J-GLOBAL ID:201102200474076155
整理番号:11A1509253
サブバンド適応フィルタリングに対するアプリケーションによる多相チャネライザーのエネルギー効率が良いハードウェアアーキテクチャとVLSI実装
Energy-efficient Hardware Architecture and VLSI Implementation of a Polyphase Channelizer with Applications to Subband Adaptive Filtering
著者 (7件):
WANG Yongtao
(Texas Instruments Inc., 75243, Dallas, TX, USA)
,
MAHMOODI Hamid
(San Francisco State Univ., 94132, San Francisco, CA, USA)
,
CHIOU Lih-Yih
(National Cheng Kung Univ., Tainan, Taiwan)
,
CHOO Hunsoo
(Texas Instruments Inc., 75243, Dallas, TX, USA)
,
PARK Jongsun
(Korea Univ., School of Electrical Engineering, Anam-dong, Seongbuk-Gu, 136-701, Seoul, KOR)
,
JEONG Woopyo
(Samsung Electronics Co., Hwasung, KOR)
,
ROY Kaushik
(Purdue Univ., School of Electrical and Computer Engineering, 47907, West Lafayette, IN, USA)
資料名:
Journal of Signal Processing Systems
(Journal of Signal Processing Systems)
巻:
58
号:
2
ページ:
125-137
発行年:
2010年02月
JST資料番号:
W2025A
ISSN:
1939-8018
資料種別:
逐次刊行物 (A)
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)