文献
J-GLOBAL ID:201202213570267192
整理番号:12A0954482
多重プログラム化メニーコアプロセッサのキャッシュ競合とスループットのモデリング
Modeling Cache Contention and Throughput of Multiprogrammed Manycore Processors
著者 (2件):
CHEN Xi E.
(NVIDIA Corp., OR)
,
AAMODT Tor M.
(Univ. British Columbia, BC, CAN)
資料名:
IEEE Transactions on Computers
(IEEE Transactions on Computers)
巻:
61
号:
7
ページ:
913-927
発行年:
2012年07月
JST資料番号:
C0233A
ISSN:
0018-9340
CODEN:
ICTOB4
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)