文献
J-GLOBAL ID:201202215293351566
整理番号:12A0524127
リコンフィギャラブルFFTプロセッサのパワーと面積の最小化:3GPP-LTE例
Power and Area Minimization of Reconfigurable FFT Processors: A 3GPP-LTE Example
著者 (3件):
YANG Chia-Hsiang
(National Chiao Tung Univ., Hsinchu, TWN)
,
YU Tsung-Han
(Univ. California at Los Angeles, CA, USA)
,
MARKOVIC Dejan
(Univ. California at Los Angeles, CA, USA)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
47
号:
3
ページ:
757-768
発行年:
2012年03月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)