文献
J-GLOBAL ID:201202254022479295
整理番号:12A0655791
1b雑音成形ΔΣTDCによる2GHz分数NディジタルPLL
A 2GHz Fractional-N Digital PLL with 1b Noise Shaping ΔΣ TDC
著者 (4件):
JEE Dong-Woo
(Pohang Univ. Sci. and Technol. (POSTECH), Kyungbuk, KOR)
,
SEO Young-Hun
(Pohang Univ. Sci. and Technol. (POSTECH), Kyungbuk, KOR)
,
PARK Hong-June
(Pohang Univ. Sci. and Technol. (POSTECH), Kyungbuk, KOR)
,
SIM Jae-Yoon
(Pohang Univ. Sci. and Technol. (POSTECH), Kyungbuk, KOR)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
47
号:
4
ページ:
875-883
発行年:
2012年04月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)