文献
J-GLOBAL ID:201202282018614238
整理番号:12A1387256
高位合成における回路分割の実装
Implementation of the circuit division for High-Level Synthesis
著者 (3件):
國上太旗
(慶応大 理工)
,
宮島敬明
(慶応大 理工)
,
天野英晴
(慶応大 理工)
資料名:
電子情報通信学会技術研究報告
(IEICE Technical Report (Institute of Electronics, Information and Communication Engineers))
巻:
112
号:
173(CPSY2012 9-30)
ページ:
55-60
発行年:
2012年07月26日
JST資料番号:
S0532B
ISSN:
0913-5685
資料種別:
会議録 (C)
記事区分:
短報
発行国:
日本 (JPN)
言語:
日本語 (JA)