文献
J-GLOBAL ID:201302204292550820
整理番号:13A0242575
40nmディジタルCMOSにおける1.7mW11b250MS/sの時間インターリーブド全ダイナミックパイプライン化SAR ADC
A 1.7mW 11b 250MS/s 2-Times Interleaved Fully Dynamic Pipelined SAR ADC in 40nm Digital CMOS
著者 (3件):
VERBRUGGEN Bob
(imec, Leuven, BEL)
,
IRIGUCHI Masao
(Renesas Electronoics, Kawasaki, JPN)
,
CRANINCKX Jan
(imec, Leuven, BEL)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
47
号:
12
ページ:
2880-2887
発行年:
2012年12月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)