文献
J-GLOBAL ID:201302207963682474
整理番号:13A1824691
追加アナログ回路を用いない差動SAR ADCのためのスプリットキャパシタDACのディジタル領域キャリブレーション
A Digital-Domain Calibration of Split-Capacitor DAC for a Differential SAR ADC Without Additional Analog Circuits
著者 (5件):
UM Ji-Yong
(Pohang Univ. Sci. and Technol.(POSTECH), Gyeongbuk, KOR)
,
KIM Yoon-Jee
(Pohang Univ. Sci. and Technol.(POSTECH), Gyeongbuk, KOR)
,
SONG Eun-Woo
(Pohang Univ. Sci. and Technol.(POSTECH), Gyeongbuk, KOR)
,
SIM Jae-Yoon
(Pohang Univ. Sci. and Technol.(POSTECH), Gyeongbuk, KOR)
,
PARK Hong-June
(Pohang Univ. Sci. and Technol.(POSTECH), Gyeongbuk, KOR)
資料名:
IEEE Transactions on Circuits and Systems 1: Regular Papers
(IEEE Transactions on Circuits and Systems 1: Regular Papers)
巻:
60
号:
11
ページ:
2845-2856
発行年:
2013年11月
JST資料番号:
C0226B
ISSN:
1549-8328
CODEN:
ITCSCH
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)