文献
J-GLOBAL ID:201302240610000911
整理番号:13A0286001
低電力アナログ・ディジタルベースバンド回路を用いた全4チャネル6.3-Gb/s60-GHzCMOSトランシーバ
Full Four-Channel 6.3-Gb/s 60-GHz CMOS Transceiver With Low-Power Analog and Digital Baseband Circuitry
著者 (27件):
OKADA Kenichi
(Tokyo Inst. Technol., Tokyo, JPN)
,
KONDOU Keitarou
(Sony Corp., Tokyo, JPN)
,
MIYAHARA Masaya
(Tokyo Inst. Technol., Tokyo, JPN)
,
SHINAGAWA Masashi
(Sony Corp., Tokyo, JPN)
,
ASADA Hiroki
(Tokyo Inst. Technol., Tokyo, JPN)
,
MINAMI Ryo
(Tokyo Inst. Technol., Tokyo, JPN)
,
YAMAGUCHI Tatsuya
(Toyota, Aichi, JPN)
,
MUSA Ahmed
(Tokyo Inst. Technol., Tokyo, JPN)
,
TSUKUI Yuuki
(Tokyo Inst. Technol., Tokyo, JPN)
,
ASAKURA Yasuo
(Sony Corp., Tokyo, JPN)
,
TAMONOKI Shinya
(Sony Corp., Tokyo, JPN)
,
YAMAGISHI Hiroyuki
(Sony Corp., Tokyo, JPN)
,
HINO Yasufumi
(Sony Corp., Tokyo, JPN)
,
SATO Takahiro
(Nintendo Corp., Kyoto, JPN)
,
SAKAGUCHI Hironori
(Tokyo Inst. Technol., Tokyo, JPN)
,
SHIMASAKI Naoki
(Panasonic Corp., Osaka, JPN)
,
ITO Toshihiko
(Tokyo Inst. Technol., Tokyo, JPN)
,
ITO Toshihiko
(ABB, Tokyo, JPN)
,
TAKEUCHI Yasuaki
(Tokyo Inst. Technol., Tokyo, JPN)
,
LI Ning
(Tokyo Inst. Technol., Tokyo, JPN)
,
BU Qinghong
(Tokyo Inst. Technol., Tokyo, JPN)
,
MURAKAMI Rui
(Tokyo Inst. Technol., Tokyo, JPN)
,
MURAKAMI Rui
(Panasonic Corp., Osaka, JPN)
,
BUNSEN Keigo
(Tokyo Inst. Technol., Tokyo, JPN)
,
MATSUSHITA Kota
(Tokyo Inst. Technol., Tokyo, JPN)
,
NODA Makoto
(Sony Corp., Tokyo, JPN)
,
MATSUZAWA Akira
(Tokyo Inst. Technol., Tokyo, JPN)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
48
号:
1
ページ:
46-65
発行年:
2013年01月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)