文献
J-GLOBAL ID:201402297600576237
整理番号:14A0850756
二次元FDTD法のFPGA実行およびGPGPUとのその性能比較
An FPGA Implementation of the Two-Dimensional FDTD Method and Its Performance Comparison with GPGPU
著者 (7件):
TAKASU Ryota
(Tokyo Univ. of Agriculture and Technol.)
,
TOMIOKA Yoichi
(Tokyo Univ. of Agriculture and Technol.)
,
ISHIGAKI Yutaro
(Tokyo Univ. of Agriculture and Technol.)
,
LI Ning
(Tokyo Univ. of Agriculture and Technol.)
,
SHIBATA Tsugimichi
(Tokyo Univ. of Agriculture and Technol.)
,
NAKANISHI Mamoru
(NTT Microsystem Integration Laboratories)
,
KITAZAWA Hitoshi
(Tokyo Univ. of Agriculture and Technol.)
資料名:
IEICE Transactions on Electronics (Web)
(IEICE Transactions on Electronics (Web))
巻:
E97.C
号:
7
ページ:
697-706 (J-STAGE)
発行年:
2014年
JST資料番号:
U0468A
ISSN:
1745-1353
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)