文献
J-GLOBAL ID:201602200711418500
整理番号:16A0314175
低周波数実験のためのFPGAに基づくデュアルフェーズロックイン増幅器
Dual-Phase Lock-In Amplifier Based on FPGA for Low-Frequencies Experiments
著者 (6件):
MACIAS-BOBADILLA Gonzalo
(Universidad Autonoma de Queretaro, Queretaro, MEX)
,
RODRIGUEZ-RESENDIZ Juvenal
(Universidad Autonoma de Queretaro, Queretaro, MEX)
,
MOTA-VALTIERRA Georgina
(Universidad Autonoma de Queretaro, Queretaro, MEX)
,
SOTO-ZARAZUA Genaro
(Universidad Autonoma de Queretaro, Queretaro, MEX)
,
MENDEZ-LOYOLA Maurino
(Universidad Autonoma de Queretaro, Queretaro, MEX)
,
GARDUNO-APARICIO Mariano
(Universidad Autonoma de Queretaro, Queretaro, MEX)
資料名:
Sensors (Web)
(Sensors (Web))
巻:
16
号:
3
ページ:
WEB ONLY
発行年:
2016年03月
JST資料番号:
U7015A
ISSN:
1424-8220
CODEN:
SENSC9
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
スイス (CHE)
言語:
英語 (EN)