文献
J-GLOBAL ID:201602286930873985
整理番号:16A1150554
PCHBのスケールアップ可能な合成 WCHBハイブリッド擬似遅延不感回路【Powered by NICT】
Scalable Synthesis of PCHB-WCHB Hybrid Quasi-Delay Insensitive Circuits
著者 (3件):
Lai Yi-Hsiang
(Graduate Institute of Electronics Engineering, National Taiwan University, Taipei, Taiwan)
,
Chuang Chi-Chuan
(Graduate Institute of Electronics Engineering, National Taiwan University, Taipei, Taiwan)
,
Jiang Jie-Hong R.
(Department of Electrical Engineering and the Graduate Institute of Electronics Engineering, National Taiwan University, Taipei, Taiwan)
資料名:
IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems
(IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems)
巻:
35
号:
11
ページ:
1797-1810
発行年:
2016年
JST資料番号:
B0142C
ISSN:
0278-0070
CODEN:
ITCSDI
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)